منوی کاربری
  • پشتیبانی: ۴۲۲۷۳۷۸۱ - ۰۴۱
  • سبد خرید

ترجمه مقاله پیاده سازی سخت افزار کارآمد DVFS در سیستم چند هسته ای با شبکه بی سیم بر روی تراشه - نشریه IEEE

ترجمه مقاله پیاده سازی سخت افزار کارآمد DVFS در سیستم چند هسته ای با شبکه بی سیم بر روی تراشه - نشریه IEEE
قیمت خرید این محصول
۳۵,۰۰۰ تومان
دانلود رایگان نمونه دانلود مقاله انگلیسی
عنوان فارسی
پیاده سازی سخت افزار کارآمد DVFS در سیستم چند هسته ای با شبکه بی سیم بر روی تراشه
عنوان انگلیسی
An Efficient Hardware Implementation of DVFS in Multi-Core System with Wireless Network-on-Chip
صفحات مقاله فارسی
17
صفحات مقاله انگلیسی
6
سال انتشار
2014
نشریه
آی تریپل ای - IEEE
فرمت مقاله انگلیسی
PDF
فرمت ترجمه مقاله
ورد تایپ شده
رفرنس
دارد
کد محصول
7352
وضعیت ترجمه عناوین تصاویر و جداول
ترجمه شده است
وضعیت ترجمه متون داخل تصاویر و جداول
ترجمه شده است
رشته های مرتبط با این مقاله
مهندسی کامپیوتر و مهندسی فناوری اطلاعات
گرایش های مرتبط با این مقاله
رایانش ابری، معماری سیستم های کامپیوتر، سخت افزار و شبکه های کامپیوتری
مجله
سمپوزیوم سالانه انجمن کامپیوتر در مورد VLSI
دانشگاه
دهلی نو، هند
کلمات کلیدی
شبکه های بی سیم بر روی تراشه، فرستنده و گیرنده دو بانده و آنتن، ولتاژ پویا و فرکانس، توان کم
۰.۰ (بدون امتیاز)
امتیاز دهید
فهرست مطالب
چکیده
مقدمه
II. کارهای مربوطه
III. معماری پیشنهادی
A. معماری سلسله مراتبی NoC
B. کنترلر متمرکز DVFS
IV. پیاده سازی سخت افزار
A. کنترلر
B. اتصالات در حال ظهور
C. مدار فرستنده و گیرنده بی سیم دو باند با آنتن
V. نتایج تجربی
A. راه اندازی شبیه سازی
B. کنترلر متمرکز
C. اتصالات در حال ظهور
D. فرستنده و گیرنده دو باند با آنتن
E. سربار
نمونه چکیده متن اصلی انگلیسی
Abstract

Networks-on-Chip (NoC) have emerged as communication backbones for enabling high degree of integration in future many-core chips. Despite their advantages, the communication is multi-hop and causes high latency and power dissipation, especially in larger systems. Wireless Network-on-Chip (WNoC) significantly improves the latency over traditional wired NoCs for multi-core systems. But on-chip wireless interfaces (WIs) have their own power and area overhead. In this paper we design and implement a Dynamic Voltage Frequency Scaling (DVFS) technique and extend it to provide power gating to the WIs. This approach effectively reduces the energy consumption in multi core systems. A centralized controller with dual-band wireless transceiver implements per-core DVFS. The scheme ensures balanced workload and energy consumption of the chip and efficient power gating for the WIs. It helps to alleviate the power consumption up to 33.085 % for on-chip communications infrastructure with little overheads.

نمونه چکیده ترجمه متن فارسی
چکیده
شبکه بر روی تراشه (NOC) به عنوان ستون فقرات ارتباطات برای فعال کردن درجه بالای ادغام در آینده تراشه های چند هسته ای پدید آمده است. با وجود مزایای آنها، ارتباط چند هاپه است و باعث تاخیر بالا و اتلاف انرژی، به ویژه در سیستم های بزرگتر می شود. شبکه های بی سیم بر روی تراشه (WNoC) در مقایسه با NoCs سیمی سنتی به طور قابل توجهی تاخیر برای سیستم های چند هسته ای را بهبود می بخشد. اما رابط های بی سیم on-chip (WIS) مصرف برق و هزینه های بالاسری (overhead.) منطقه مختص خود را دارند.
در این مقاله ما یک روش پویای مقیاس گذاری فرکانس ولتاژ (DVFS) را طراحی و پیاده سازی می کنیم و آن را برای ارائه قطع متناوب قدرت به WIS گسترش می دهیم. این رویکرد به طور موثر مصرف انرژی در سیستم های چند هسته ای را کاهش می دهد. کنترل متمرکز با دو باند فرستنده و گیرنده بی سیم در هسته DVFS پیاده سازی می شود. این طرح، حجم کار متعادل و انرژی مصرف تراشه و راهگاهی قدرت کارآمد برای WIS را تضمین می نماید. این کار به کاهش مصرف برق تا 33.085٪ برای زیرساخت ارتباطات on-chip با هزینه کم کمک می کند.

بدون دیدگاه