ترجمه مقاله بهبود EDP در تراشه های چند هسته ای توانمند شده با NoC بی سیم - نشریه IEEE

ترجمه مقاله بهبود EDP در تراشه های چند هسته ای توانمند شده با NoC بی سیم - نشریه IEEE
قیمت خرید این محصول
۲۹,۰۰۰ تومان
دانلود رایگان نمونه دانلود مقاله انگلیسی
عنوان فارسی
بهبود EDP در تراشه های چند هسته ای توانمند شده با NoC بی سیم از طریق هرس DVFS
عنوان انگلیسی
Improving EDP in Wireless NoC-Enabled Multicore Chips via DVFS Pruning
صفحات مقاله فارسی
12
صفحات مقاله انگلیسی
4
سال انتشار
2015
نشریه
آی تریپل ای - IEEE
فرمت مقاله انگلیسی
PDF
فرمت ترجمه مقاله
ورد تایپ شده
رفرنس
دارد
کد محصول
4976
وضعیت ترجمه عناوین تصاویر و جداول
ترجمه شده است
وضعیت ترجمه متون داخل تصاویر و جداول
ترجمه نشده است
وضعیت فرمولها و محاسبات در فایل ترجمه
به صورت عکس، درج شده است
رشته های مرتبط با این مقاله
مهندسی کامپیوتر، مهندسی فناوری اطلاعات و مهندسی برق
گرایش های مرتبط با این مقاله
مهندسی نرم افزار، معماری سیستم های کامپیوتری، شبکه های کامپیوتری، برق قدرت، مهندسی الکترونیک، سیستم قدرت
مجله
سمپوزیوم بین المللی مدارات و سیستم ها
دانشگاه
دانشکده علوم و مهندسی برق و کامپیوتر، دانشگاه ایالتی واشنگتن، ایالات متحده آمریکا
کلمات کلیدی
شبکه روی تراشه ای یا تراشه ای ، بی سیم، موج mm، مقیاس بندی ولتاژ و فرکانس دینامیکی، هرس کردن
فهرست مطالب
چکیده
1. مقدمه
2. کارهای مرتبط
3. معماری NoC بی سیم موج MM
A. توپولوژی mSWNoC
B. مسیریابی و ارتباط
4. مقیاس بندی ولتاژ و فرکانس دینامیکی
A. سربار DVFS
B. الگوریتم DVFS
C. هرس DVFS
5. نتایج آزمایش
6. نتایج
نمونه چکیده متن اصلی انگلیسی
Abstract

The millimeter-wave small-world wireless NoC (mSWNoC) is shown to be capable of improving the overall latency and energy dissipation characteristics compared to the conventional wireline mesh-based counterpart. The mSWNoC helps in improving the energy dissipation even further in presence of dynamic voltage and frequency scaling (DVFS). Onchip voltage regulators are required to tune the voltage depending on the workload. Though it is possible to have multiple voltage levels by designing suitable on-chip regulators, certain voltage levels are underutilized for specific applications. Hence, unnecessary voltage levels should be pruned, reducing the design complexity of the on-chip voltage regulators. In certain circumstances, the pruned DVFS method improves the energydelay product (EDP) compared to the fine-grained DVFS while still remaining within an acceptable performance boundary

نمونه چکیده ترجمه متن فارسی
چکیده
نشان داده شده است که mSWNoC قابلیت بهبود تاخیر کل و اتلاف انرژی را در مقایسه با همتای مبتنی بر مش بی سیم متداول و معمولی دارد. mSWNoC به بهبود اتلاف انرژی حتی در حضور مقیاس بندی ولتاژ و فرکانس دینامیکی (DVFS) کمک می نماید. برای تنظیم ولتاژ بسته به حجم کار، به تنظیم کننده های ولتاژ رو تراشه ای (on-chip) نیاز می باشد. هر چند با طراحی تنظیم کننده های روتراشه ای مناسب، می توان از سطوح ولتاژ متعددی برخوردار بود، اما در برنامه های کاربردی خاص (اپلیکیشن) از سطوح ولتاژ خاص کمتر استفاده می شود. بنابراین سطوح ولتاژ غیر ضروری را باید هرس نمود که این امر پیچیدگی طراحی تنظیم کننده های ولتاژ روتراشه ای را کاهش می دهد. در موقعیت های خاص، روش DVFS هرس شده، محصول انرژی- تاخیر (EDP) را در مقایسه با DVFS دانه ریز بهبود می بخشد، در حالیکه هنوز در یک مرز عملکرد قابل قبول باقی می ماند.

بدون دیدگاه