ترجمه مقاله مدارهای ترتیبی بی دررو کم توان با منطق مکمل ترانزیستور عبوری - نشریه IEEE

ترجمه مقاله مدارهای ترتیبی بی دررو کم توان با منطق مکمل ترانزیستور عبوری - نشریه IEEE
قیمت خرید این محصول
۲۷,۰۰۰ تومان
دانلود رایگان نمونه دانلود مقاله انگلیسی
عنوان فارسی
مدارهای ترتیبی بی دررو کم توان با منطق مکمل ترانزیستور عبوری
عنوان انگلیسی
Low-Power Adiabatic Sequential Circuits with Complementary Pass-Transistor Logic
صفحات مقاله فارسی
10
صفحات مقاله انگلیسی
4
سال انتشار
2005
نشریه
آی تریپل ای - IEEE
فرمت مقاله انگلیسی
PDF
فرمت ترجمه مقاله
ورد تایپ شده
رفرنس
دارد
کد محصول
6159
وضعیت ترجمه عناوین تصاویر و جداول
ترجمه شده است
وضعیت ترجمه متون داخل تصاویر و جداول
ترجمه نشده است
وضعیت فرمولها و محاسبات در فایل ترجمه
به صورت عکس، درج شده است
رشته های مرتبط با این مقاله
مهندسی برق
گرایش های مرتبط با این مقاله
مهندسی الکترونیک و مدارهای مجتمع الکترونیک
مجله
چهل و هشتمین سمپزیوم مدارات و سیستم ها
دانشگاه
دانشکده علوم و فناوری اطلاعات Ningbo، چین
فهرست مطالب
چکیده
مقدمه
2-CPAL دو فاز
3-فلیپ فلاپ های بی دررو و مدارهای بخشی
4- نتیجه گیری
نمونه چکیده متن اصلی انگلیسی
Abstract

This paper presents low-power complementary passtransistor adiabatic logic (CPAL) using two-phase powerclocks instead of four-phase ones. The two-phase CPAL uses complementary pass-transistor logic for evaluation and transmission gates for energy-recovery. It is more suitable for design of flip-flops and sequential circuits, as it uses fewer transistors than conventional CMOS transmission gate-based implementations and other adiabatic logic circuits such as 2N- 2N2P. Adiabatic flip-flops (D, T and JK) based on the twophase CPAL are introduced. A practical sequential system realized with the proposed adiabatic flip-flops is demonstrated. SPICE simulations show that the two-phase CPAL flip-flops consume less power than 2N-2N2P and CMOS implementation.

نمونه چکیده ترجمه متن فارسی
چکیده
این مقاله مکمل منطق ترانزیستورهای عبوری کم مصرف بی دررو CPAL)) با استفاده از کلاک های توان دو فاز به جای آنهایی که چهار فاز هستند ارائه می کند. CPAL دو فاز از مکمل منطق ترانزیستور عبوری برای ارزیابی و انتقال اتوماتیک برای احیای انرژی استفاده شده است. آن برای طراحی فلیپ فلاپ ها و مدارهای ترتیبی، به عنوان استفاده از ترانزیستور کمتر از انتقال CMOS پیاده سازی مبتنی بر گیت معمولی و دیگر مدارهای آدیاباتیک مانند 2N- 2N2P. بی دررو فلیپ فلاپ (D، T و JK بر اساس دو فاز( CPAL معرفی می شوند، مناسب تر است. یک سیستم متوالی عملی با فلیپ فلاپ بی دررو ارائه شده برای درک موضوع نشان داده شده است. شبیه سازی SPICE نشان می دهد که فلیپ فلاپ CPAL دو فاز توان کمتری از 2N-2N2P و اجرای CMOS مصرف می کند.

بدون دیدگاه